图书介绍
数字系统设计快速入门PDF|Epub|txt|kindle电子书版本网盘下载
![数字系统设计快速入门](https://www.shukui.net/cover/71/30721659.jpg)
- (美)科尔·克林特著;赵不贿,徐雷钧,郑博译 著
- 出版社: 北京:北京航空航天大学出版社
- ISBN:9787512402188
- 出版时间:2010
- 标注页数:232页
- 文件大小:55MB
- 文件页数:243页
- 主题词:数字系统-系统设计-教材
PDF下载
下载说明
数字系统设计快速入门PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 电子电路简介1
1.1概述1
1.2背景知识1
1.2.1电气与电子电路3
1.2.2实际电路和模型电路4
1.3数字电路4
0和15
1.4电子元件7
1.4.1 电阻7
1.4.2电容8
1.4.3输入类元件(按钮和开关)9
1.4.4输出类器件(LED)9
1.4.5连接器件10
1.4.6印制电路板(PCB)11
1.4.7集成电路(芯片12
1.5逻辑电路13
1.5.1三极管开关16
1.5.2 FET构成的逻辑电路19
1.5.3逻辑电路图22
练习1数字电路和1Basys板24
第2章Digilent FPGA开发板介绍31
2.1概述31
2.2 Digilent开发板参考资料33
练习2 Digilent FPGA开发板介绍34
实验工程2开发板检验和基本逻辑电路37
附录用Adept对Digilent开发板进行编程39
第3章 逻辑电路结构与CAD工具简介46
3.1概述46
3.2逻辑电路基本结构简介47
3.2.1原理图及其原型47
3.2.2组合电路结构49
3.2.3 SOP与POS电路51
3.2.4异或运算53
3.3 CAD工具简介55
3.3.1产品设计流程56
3.3.2电路仿真57
练习3逻辑电路结构62
实验工程3电路原理图绘制简介66
附录WebPack原理图设计入门指南67
第4章 逻辑化简82
4.1概述82
4.2背景介绍83
4.3布尔代数85
4.4逻辑图89
4.5逻辑函数的不完整表述(无关项)93
4.6加入变量94
4.7基于计算机的逻辑化简算法98
练习4逻辑化简100
实验工程4逻辑化简107
第5章VHDL语言介绍110
5.1概述110
5.2背景介绍111
5.2.1电路的结构设计与行为设计比较112
5.2.2综合与仿真114
5.3 VHDL语言介绍115
5.3.1信号的赋值116
5.3.2使用Xilinx VHDL工具117
实验工程5 VHDL介绍118
附录 使用Xilinx VHDL工具120
第6章 组合逻辑块126
6.1概述126
6.2背景介绍127
6.2.1信号的二进制码(总线)127
6.2.2多输出电路的化简128
6.3组合电路块129
6.3.1数据选择器(多路选择器)129
6.3.2译码器133
6.3.3数据分配器135
6.3.4七段显示器和译码器136
6.3.5优先编码器138
6.3.6移位寄存器139
练习6组合逻辑块142
实验工程6组合逻辑块151
第7章 组合算术电路153
7.1概述153
7.2背景介绍154
7.2.1位分段设计方法154
7.2.2比较器155
7.2.3加法器157
7.2.4减法器160
7.2.5负数161
7.2.6加法/减法器163
7.2.7加法器溢出164
7.2.8硬件乘法器164
7.2.9 ALU电路165
7.2.10 VHDL的ALU行为描述167
7.3 VHDL进阶168
7.3.1结构设计与行为设计比较168
7.3.2 VHDL中的模块化设计170
7.3.3 VHDL中的算术函数172
练习7组合算术电路173
实验工程7组合算术电路181
第8章 信号传输延迟183
8.1概述183
8.2逻辑电路中的传输延迟184
8.2.1电路延迟与CAD工具185
8.2.2在VHDL源文件中指定电路的延迟186
8.2.3毛刺187
8.2.4使用CAD工具生成延迟189
实验工程8信号传输延迟191
附录ISE/WebPaek仿真器后布线模式运行194
第9章 基本存储电路196
9.1概述196
9.2背景介绍197
9.2.1存储器电路介绍197
9.2.2基本单元199
9.2.3 D锁存器201
9.2.4D触发器202
9.2.5存储器复位信号204
9.2.6存储器的其他输入信号204
9.2.7其他类型触发器205
9.2.8寄存器205
9.2.9其他类型存储器电路206
9.2.10存储电路的VHDL描述206
9.2.11 VHDL中的进程语句206
实验工程9基本存储电路210
第10章 时序电路的结构化设计213
10.1概述213
10.2背景介绍213
10.2.1时序电路的特征213
10.2.2时序电路设计215
10.2.3使用状态图来设计时序电路217
10.2.4时序电路的结构化设计220
10.2.5二进制计数器222
10.2.6用VHDL描述二进制计数器224
练习10时序电路的结构化设计227
实验工程10时序电路的结构化设计230