图书介绍

普通高等教育“十五”国家级规划教材 数字电子技术基础PDF|Epub|txt|kindle电子书版本网盘下载

普通高等教育“十五”国家级规划教材 数字电子技术基础
  • 杨志忠主编 著
  • 出版社: 北京:高等教育出版社
  • ISBN:7040145464
  • 出版时间:2004
  • 标注页数:389页
  • 文件大小:11MB
  • 文件页数:404页
  • 主题词:数字电路-电子技术-高等学校-教材

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

普通高等教育“十五”国家级规划教材 数字电子技术基础PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 绪论1

1.1 概述1

1.1.1 数字信号和数字电路1

1.1.2 数字电路的特点和分类2

1.2 数制和码制3

1.2.1 数制3

1.2.2 不同数制间的转换5

1.2.3 二进制代码8

本章小结11

练习题12

2.2.1 基本逻辑运算14

2.2 逻辑代数中的常用运算14

2.1 概述14

第2章 逻辑代数基础14

2.2.2 复合逻辑运算17

2.3 逻辑代数中的基本定律和常用公式21

2.3.1 逻辑代数中的基本定律21

2.3.2 逻辑代数中的常用公式23

2.3.3 逻辑代数中的三个基本规则24

2.4 逻辑函数及其表示方法27

2.4.1 逻辑函数的建立27

2.4.2 逻辑函数的两种标准形式29

2.5 逻辑函数的公式化简法34

2.5.1 逻辑函数的最简表达式34

2.5.2 逻辑函数的公式化简法35

2.6.1 用卡诺图表示逻辑函数38

2.6 逻辑函数的卡诺图化简法38

2.6.2 用卡诺图化简逻辑函数43

2.6.3 用卡诺图化简具有无关项的逻辑函数48

本章小结51

练习题52

技能题54

第3章 集成逻辑门电路55

3.1 概述55

3.2 基本逻辑门电路56

3.2.1 二极管的开关特性56

3.2.2 三极管的开关特性59

3.2.3 MOS管的开关特性62

3.2.4 分立元件门电路64

3.2.5 组合逻辑门电路66

3.3 TTL集成逻辑门电路69

3.3.1 TTL与非门69

3.3.2 其它功能的TTL门电路76

3.3.3 其它系列的TTL门电路79

3.3.4 TTL数字集成电路的系列82

3.3.5 其它双极型集成逻辑门电路的特点83

3.3.6 TTL集成逻辑门电路的使用注意事项84

3.4 CMOS集成逻辑门电路86

3.4.1 CMOS反相器86

3.4.2 其它功能的CMOS门电路88

3.4.3 高速CMOS门电路91

3.4.4 CMOS数字集成电路的系列92

3.4.5 CMOS集成逻辑门电路的使用注意事项94

3.5 TTL电路与CMOS电路的接口95

3.5.1 TTL电路驱动CMOS电路97

3.5.2 CMOS电路驱动TTL电路98

本章小结98

练习题99

技能题105

第4章 组合逻辑电路106

4.1 概述106

4.2 组合逻辑电路的分析和设计107

4.2.1 组合逻辑电路的分析107

4.2.2 组合逻辑电路的设计110

4.3.1 半加器和全加器116

4.3 加法器116

4.3.2 加法器119

4.4 编码器120

4.4.1 二进制编码器121

4.4.2 二-十进制编码器122

4.4.3 优先编码器124

4.5 译码器和数据分配器126

4.5.1 二进制译码器126

4.5.2 二-十进制译码器129

4.5.3 显示译码器131

4.5.4 译码器的应用135

4.5.5 数据分配器137

4.6.1 4选1数据选择器139

4.6 数据选择器139

4.6.2 8选1数据选择器141

4.6.3 数据选择器的应用143

4.7 数值比较器146

4.7.1 1位数值比较器146

4.7.2 多位数值比较器147

4.8 组合逻辑电路中的竞争冒险150

4.8.1 产生竞争冒险的原因150

4.8.2 冒险的分类150

4.8.3 冒险现象的判别151

4.8.4 消除冒险现象的方法153

本章小结156

练习题157

技能题161

第5章 集成触发器163

5.1 概述163

5.2 基本RS触发器164

5.2.1 由与非门组成的基本RS触发器164

5.2.2 由或非门组成的基本RS触发器166

5.3 同步触发器167

5.3.1 同步RS触发器167

5.3.2 同步D触发器169

5.3.3 同步JK触发器171

5.3.4 同步触发器的空翻173

5.4 边沿触发器174

5.4.1 TTL边沿JK触发器174

5.4.2 维持阻塞D触发器179

5.4.3 T触发器和T′触发器181

5.4.4 CMOS边沿触发器183

5.5 主从触发器186

5.5.1 主从RS触发器186

5.5.2 主从JK触发器188

5.5.3 主从JK触发器的一次翻转现象189

本章小结190

练习题192

技能题201

第6章 时序逻辑电路202

6.1 概述202

6.2.1 同步时序逻辑电路的分析203

6.2 时序逻辑电路的分析203

6.2.2 异步时序逻辑电路的分析209

6.3 寄存器和移位寄存器211

6.3.1 寄存器211

6.3.2 移位寄存器212

6.3.3 移位寄存器的应用215

6.4 计数器217

6.4.1 异步计数器218

6.4.2 同步计数器224

6.4.3 集成计数器229

6.4.4 利用计数器的级联获得大容量N进制计数器242

6.5.1 同步时序逻辑电路的设计246

6.5.2 同步时序逻辑电路设计举例246

6.5 同步时序逻辑电路的设计246

本章小结252

练习题253

技能题259

第7章 脉冲产生与整形电路260

7.1 概述260

7.2 施密特触发器261

7.2.1 用门电路组成的施密特触发器261

7.2.2 集成施密特触发器263

7.2.3 施密特触发器的应用265

7.3 单稳态触发器266

7.3.1 微分型单稳态触发器267

7.3.2 集成单稳态触发器269

7.3.3 单稳态触发器的应用275

7.4 多谐振荡器277

7.4.1 不对称多谐振荡器277

7.4.2 对称多谐振荡器279

7.4.3 石英晶体多谐振荡器281

7.5 555定时器及其应用282

7.5.1 555定时器的电路结构及其工作原理283

7.5.2 用555定时器组成施密特触发器284

7.5.3 用555定时器组成单稳态触发器286

7.5.4 用555定时器组成多谐振荡器288

本章小结291

练习题292

技能题296

8.1 概述297

第8章 数模和模数转换器297

8.2 D/A转换器298

8.2.1 权电阻网络D/A转换器298

8.2.2 R-2R倒T形电阻网络D/A转换器300

8.2.3 权电流型D/A转换器302

8.2.4 D/A转换器的主要参数303

8.2.5 集成D/A转换器AD7520介绍304

8.3 A/D转换器305

8.3.1 A/D转换的一般过程305

8.3.2 并联比较型A/D转换器307

8.3.3 逐次渐近型A/D转换器309

8.3.4 双积分型A/D转换器311

8.3.5 A/D转换器的主要参数313

本章小结314

练习题315

技能题316

第9章 半导体存储器317

9.1 概述317

9.2 只读存储器(ROM)318

9.2.1 ROM的电路结构318

9.2.2 固定ROM的工作原理319

9.2.3 可编程只读存储器(PROM)321

9.2.4 可擦除可编程只读存储器(EPROM)322

9.2.5 PROM的应用322

9.3 随机存取存储器(RAM)324

9.3.1 RAM的电路结构324

9.3.2 RAM中的存储单元326

9.3.3 RAM的扩展329

本章小结331

练习题332

第10章 可编程逻辑器件333

10.1 概述333

10.2 可编程逻辑器件的基本结构334

10.2.1 PLD的基本结构334

10.2.2 PLD器件的表示法334

10.3 可编程逻辑器件(PAL)336

10.3.1 PAL的基本结构336

10.3.2 PAL的输出和反馈结构337

10.4.2 GAL的输出宏单元(OLMC)341

10.4.1 GAL的总体结构341

10.4 通用阵列逻辑(GAL)341

10.5 现场可编程门阵列(FPGA)346

10.5.1 FPGA的基本结构347

10.5.2 FPGA的模块功能348

10.5.3 FPGA的数据装载351

10.6 在系统可编程逻辑器件ISP-PLD352

10.6.1 低密度在系统可编程逻辑器件352

10.6.2 高密度在系统可编程逻辑器件352

附录A 数字电路故障检查与排除的一般方法359

附录B 各章技能训练367

部分练习题答案383

参考文献389

热门推荐